Universidade do Vale do Itajaí - UNIVALI Engenharia de Computação - 2º Período Disciplina: Projetos de Sistemas Digitais Alunos: Taryck, Pedro Kons, Cauã Domingos

## Avaliação 3 - Projeto de Circuitos Sequenciais - FSM

#### Circuito 1: Máquina de estados sem entradas e três saídas

**Enunciado:** Implemente a máquina de estados especificada no Exercício 3.24 do livro texto (Sistemas Digitais, de Frank Vahid).

**3.24** Desenhe o diagrama de estados de uma FSM sem entradas e três saídas, x, y e z. Os valores de xyz devem seguir sempre a sequência: 000, 001,010,100, repetir. A saída deverá mudar apenas na borda de subida do relógio. Torne 000 o estado inicial.

#### Circuito 1 - Testbench:

```
library ieee;
use ieee.std logic 1164.all;
entity tb maquina design is
end tb maquina design;
architecture arch 1 of tb maquina design is
component maquina design is
 port (i CLR : in std logic;
        i CLK : in std logic;
        o QX : out std logic;
        o QY : out std logic;
        o QZ : out std logic);
end component;
signal w CLR, w CLK, w_QX, w_QY, w_QZ : std_logic;
begin
u DUT: maquina design port map (i CLR => w CLR,
                                i CLK => w CLK,
```

```
\circ QX => w QX,
                                  o QY => w QY,
                                  \circ QZ => w QZ);
process
     begin
 -- RESET
 w CLR <= '0';
 w_CLK <= '0';
 wait for 1 ns;
 assert(w_CLR <='0' and w_CLK <='0') report "Fail @ 00"
severity error;
 w CLR <= '1';
 wait for 1 ns;
 w CLR <= '0';
 wait for 1 ns;
 --CLOCK
 w CLK <= '1';
 wait for 1 ns;
 assert(w_CLK <='0') report "Fail @ 1" severity error;</pre>
 w CLK <= '0';
 wait for 1 ns;
 assert(w CLK <='0') report "Fail @ 0" severity error;</pre>
 w CLK <= '1';
 wait for 1 ns;
 assert(w CLK <='0') report "Fail @ 1" severity error;</pre>
 w CLK <= '0';
 wait for 1 ns;
 assert(w CLK <='0') report "Fail @ 0" severity error;</pre>
 w CLK <= '1';
 wait for 1 ns;
 assert(w CLK <='0') report "Fail @ 1" severity error;</pre>
 w CLK <= '0';
 wait for 1 ns;
```

```
assert(w_CLK <='0') report "Fail @ 0" severity error;

w_CLK <= '1';
wait for 1 ns;
assert(w_CLK <='0') report "Fail @ 1" severity error;

w_CLK <= '0';
wait for 1 ns;
assert(w_CLK <='0') report "Fail @ 0" severity error;

w_CLR <= '1';
wait;
end process;
end arch_1;</pre>
```

### Circuito 1 - Design

```
library ieee;
use ieee.std logic 1164.all;
entity maquina design is
port ( i CLR : in std logic;
       i CLK : in std logic;
       o_QX : out std logic;
       o QY
               : out std logic;
       o QZ : out std logic);
end maquina design;
architecture arch 1 of maquina design is
 type t_STATE is (q_0, q_1, q_2, q_3);
 signal r STATE : t STATE;
  signal w NEXT : t STATE;
begin
    p STATE: process(i CLR, i CLK)
   begin
      if (i CLR = '1') then
       r STATE \ll q 0;
     elsif (rising edge(i CLK)) then
        r STATE <= w NEXT;
      end if;
    end process;
```

```
p_NEXT: process(r_STATE)
 begin
    case (r_STATE) is
      when q_0 \Rightarrow w_NEXT \ll q_1;
      when q_1 \Rightarrow w_NEXT <= q_2;
      when q_2 \Rightarrow w_NEXT \ll q_3;
      when others => w NEXT <= q 0;
    end case;
      if(r_STATE = q_3) then
          o QX <= '1';
      else
          o QX <= '0';
      end if;
      if(r_STATE = q_2) then
         o_QY <= '1';
      else
          o QY <= '0';
      end if;
      if(r_STATE = q_1) then
          o QZ <= '1';
      else
          o QZ <= '0';
      end if;
end process;
end arch_1;
```

Circuito 1: Tabela verdade

| Tabela verdade - 1° FSM |            |            |            |          |          |          |  |  |  |  |
|-------------------------|------------|------------|------------|----------|----------|----------|--|--|--|--|
| сьоск                   | ENTRADA D2 | ENTRADA D1 | ENTRADA DO | SAÍDA Q2 | SAÍDA Q1 | SAÍDA Q0 |  |  |  |  |
| 0                       | Χ          | Χ          | Χ          | X        | Χ        | Χ        |  |  |  |  |
| 1                       | 0          | 0          | 1          | 0        | 0        | 0        |  |  |  |  |
| 1                       | 0          | 1          | 0          | 0        | 0        | 1        |  |  |  |  |
| 1                       | 1          | 0          | 0          | 0        | 1        | 0        |  |  |  |  |
| 1                       | 0          | 0          | 0          | 1        | 0        | 0        |  |  |  |  |

# Projeto de funcionamento esperado (logisim):



# Resultado: Diagrama de ondas



#### **Resultado: QUARTUS**



## FSM da arquitetura no QUARTUS



#### Discussão dos resultados:

O circuito apresentado anteriormente neste exercício tem uma peculiaridade: o seu Flip-Flop "não contém entrada". Obviamente, para o funcionamento de um circuito deste tipo é necessário entradas, mas neste caso, as entradas são combinações das próprias saídas dos flip-flops, fazendo que ele dependa unicamente de si mesmo para funcionar. Além disso, foi adicionado um sinal de *clock* para que houvesse o funcionamento do flip-flop, além do *clear* para limpar as entradas quando selecionado.

Para que o circuito não necessitasse de entradas e seu funcionamento ser infinito (mas com estados finitos), foi atribuído um bloco de controle que armazena as coordenadas do presente e realiza lógicas combinacionais para as saídas do futuro.

Após ser realizada a lógica de controle/saída e a lógica de implementação do flip-flop, foi feita a lógica para a mudança de estados da máquina, como sugerido pelo enunciado (one-hot porém com **000** como estado inicial). Após todas as saídas

possíveis serem apresentadas, o circuito volta ao seu estado inicial fazendo com que reinicie todo o esquema.

O circuito funciona da seguinte maneira: a cada período de clock (ida e volta), através das lógicas combinacionais adotadas por portas **AND**, as saídas se movem de acordo com o que apresenta após todo o processo de transformação. O armazenamento e transformação em um período de clock no presente resultarão nas saídas no período de clock futuro a essa.

#### Circuito 2: Máquina de estados com uma entrada e três saídas

**Enunciado:** Implemente a máquina de estados especificada no Exercício 3.29 do livro texto (Sistemas Digitais, de Frank Vahid).

3.29 Desenhe o diagrama de estados de uma FSM que tem uma entrada gent e três saídas, x, y e z. As saídas xyz geram uma sequência chamada "código gray" em que exatamente uma das três saídas muda de 0 para 1 ou de 1 para 0. A sequência em código Gray que a FSM deve produzir é 000, 010, 011, 001, 101, 111, 110, 100, voltando a se repetir. A saída deve se mudar apenas na borda de subida do relógio quando gent = 1. Faça 000 ser o estado inicial.

#### Circuito 2 - Testbench:

```
end component;
signal w CLR, w CLK, w GCNT, w X, w Y, w Z : std logic;
begin
     --connect DUT
   u DUT : fsm gray port map(i CLR => w CLR,
                               i_CLK => w_CLK,
                               i GCNT => w GCNT,
                               o x => w_x,
                               \circ Y => W Y,
                               o Z \Rightarrow w Z);
process
     begin
    --reset
   w CLR <= '0';
   w CLK <= '0';
   w GCNT <= '0';
   wait for 1ns;
    assert(w_CLR <='0' and w_CLK <='0') report "Fail @ 00"
severity error;
   w CLR <= '1';
   w GCNT <= '0';
   wait for 1ns;
   w CLR <= '0';
   w GCNT <= '0';
   wait for 1ns;
    --clock and gcnt
    w CLK <= '1';
    w GCNT <= '0';
    wait for 1ns;
    w CLK <= '0';
    w GCNT <= '0';
   wait for 1ns;
    w CLK <= '1';
    w GCNT <= '0';
    wait for 1ns;
```

```
w CLK <= '0';
w GCNT <= '0';
wait for 1ns;
w CLK <= '1';
w GCNT <= '0';
wait for 1ns;
w CLK <= '0';
w GCNT <= '0';
wait for 1ns;
w CLK <= '1';
w GCNT <= '0';
wait for 1ns;
w CLK <= '0';
w GCNT <= '0';
wait for 1ns;
w_CLK <= '1';
w GCNT <= '0';
wait for 1ns;
w CLK <= '0';
w GCNT <= '0';
wait for 1ns;
w CLK <= '1';
w GCNT <= '0';
wait for 1ns;
w CLK <= '0';
w GCNT <= '0';
wait for 1ns;
w CLK <= '1';
w GCNT <= '0';
wait for 1ns;
w_CLK <= '0';
w GCNT <= '0';
```

```
wait for 1ns;
w CLK <= '1';
w GCNT <= '0';
wait for 1ns;
w CLK <= '0';
w GCNT <= '0';
wait for 1ns;
w CLK <= '1';
w GCNT <= '1';
wait for 1ns;
w CLK <= '0';
w GCNT <= '1';
wait for 1ns;
w CLK <= '1';
w GCNT <= '1';
wait for 1ns;
w CLK <= '0';
w GCNT <= '1';
wait for 1ns;
w CLK <= '1';
w GCNT <= '1';
wait for 1ns;
w CLK <= '0';
w GCNT <= '1';
wait for 1ns;
w CLK <= '1';
w GCNT <= '1';
wait for 1ns;
w_CLK <= '0';
w GCNT <= '1';
wait for 1ns;
w CLK <= '1';
```

```
w GCNT <= '1';
    wait for 1ns;
   w CLK <= '0';
   w GCNT <= '1';
   wait for 1ns;
   w CLK <= '1';
   w GCNT <= '1';
   wait for 1ns;
   w CLK <= '0';
   w GCNT <= '1';
   wait for 1ns;
   w CLK <= '1';
   w GCNT <= '1';
   wait for 1ns;
   w CLK <= '0';
   w GCNT <= '1';
   wait for 1ns;
   w CLK <= '1';
   w GCNT <= '1';
   wait for 1ns;
   w CLK <= '0';
   w GCNT <= '1';
   wait for 1ns;
   --clear inputs
   w CLR <= '1';
   wait;
    end process;
end arch_1;
```

## Circuito 2 - Design

```
library IEEE;
use IEEE.std_logic_1164.all;
```

```
entity fsm gray is
          i CLR : in std logic; -- clear/reset
port(
          i CLK : in std logic; -- clock
        i GCNT : in std logic;
        o X : out std logic;
        o Y : out std logic;
        o Z : out std logic);
end fsm gray;
architecture arch 1 of fsm gray is
     type t_STATE is (s_0, s_1,s_2,s_3,s_4,s_5,s_6,s_7); --
new FSM type
     signal r_STATE : t_STATE; -- state register
     signal w NEXT : t STATE; -- next state
begin
     -- state register
     p STATE: process (i CLR, i CLK)
    begin
     if (i CLR = '1') then
          r STATE <= s 0; --inicial state
            elsif (rising edge(i CLK)) then
                r STATE <= w NEXT; -- next state
            end if;
    end process;
      --next state
    p NEXT: process (r STATE, i GCNT)
    begin
     case (r STATE) is
          when s 0 \Rightarrow if (i GCNT = '1') then
                               w NEXT \leq s 1;
                         else
                          w NEXT <= s 0;
                         end if;
          when s 1 \Rightarrow if (i GCNT = '1') then
                               w NEXT \leq s 2;
                         else
                          w NEXT \leq s 1;
                         end if;
          when s 2 \Rightarrow if (i GCNT = '1') then
                                w NEXT \leq s 3;
```

```
else
                           w NEXT \leq s 2;
                          end if;
           when s 3 \Rightarrow if (i GCNT = '1') then
                                w NEXT \leq s 4;
                          else
                           w NEXT \leq s 3;
                          end if;
           when s 4 \Rightarrow if (i GCNT = '1') then
                                w NEXT \leq s 5;
                          else
                           w NEXT \leq s 4;
                          end if;
           when s 5 \Rightarrow if (i GCNT = '1') then
                                w NEXT \leq s 6;
                          else
                           w NEXT \leq s 5;
                          end if;
           when s 6 \Rightarrow if (i GCNT = '1') then
                                w NEXT \leq s 7;
                          else
                           w NEXT \leq s 6;
                          end if;
                when others => w NEXT <= s 0;
           end case;
     end process;
      -- output
    o X \leq '1' when (r STATE = s 4 or r STATE = s 5 or
r STATE = s 6 or r_STATE = s_7) else '0';
      o Y \leq '1' when (r STATE = s 1 or r STATE = s 2 or
r STATE = s 5 or r STATE = s 6) else '0';
      o Z \leftarrow '1' when (r STATE = s 2 or r STATE = s 3 or
r STATE = s 4 or r STATE = s 5) else '0';
end arch 1;
```

## Projeto de funcionamento esperado (logisim):



Circuito 2: Tabela verdade



## Resultado quartus:



## FSM da arquitetura no QUARTUS



## Resultado: diagrama de ondas



#### Discussão dos resultados:

O circuito 2 tem uma pequena diferença para o primeiro, onde suas saídas dependem diretamente da implementação do bloco de controle, mas além disso, há uma combinação das saídas do bloco para as saídas do circuito. Os sinais **o\_X**, **o\_Y** e **o\_Z**, com perfil direcional de saídas (**OUT**) são apenas resultado da entrada (depende do estado anterior) e da única entrada deste circuito: a **i\_gcnt**.

Neste circuito foi adicionada uma entrada denominada *gcnt* que integra no circuito fazendo um papel do *enable*: o funcionamento do flip-flop se dá apenas quando o *gcnt* está ativado. Caso desativado, o sinal do clock não mudará a saída do circuito até que *gcnt* seja positivo novamente.

O segundo circuito tem 8 estados (000, 010, 011, 001, 101, 111, 110, 100), então foram adicionadas 7 portas AND para que cada estado tenha sua saída executada sem erros (000 é saída, mas é o estado inicial). O circuito também funciona na borda de subida do clock e com o *gcnt* ativado.

Foi observado que as saídas dependem unicamente das lógicas dentro do bloco de controle e suas lógicas estabelecidas. As saídas mostradas no presente são espelhos das combinações apresentadas em um clock passado. Quando o circuito estabelece seu último estado, 000 volta a ser ejetado novamente. Após a implementação do circuito, foi dado o veredito do funcionamento correto.

#### Circuito 3:

**Enunciado:** Implemente o bloco de controle especificado no Exercício 3.40 do livro texto (Sistemas Digitais, de Frank Vahid). Note que, neste projeto, as funções de transição de estado e de saída devem ser obtidas com o uso do processo de projeto de bloco de controle em cinco passos apresentado na p. 136 (Seção 3.4 do livro texto) e ilustrado no Exemplo 3.7.

**3.40** Usando o processo de cinco passos para se projetar um bloco de controle, converta a FSM que você criou no exercício 3.24 em um bloco de controle. Implemente-o usando um registrador de estado e portas lógicas.







## Passo 1 - CRIAR O FSM

## **FSM - MÁQUINA DE ESTADOS 3.24**



Passo 2 - ARQUITETURA



Passo 3 - ATRIBUIÇÃO DE BINÁRIOS

Estado 1 = 00;

Estado 2 = 01;

Estado 3 = 10;

Estado 4 = 11.

Passo 4 - TABELA VERDADE

| Tabela verdade - 1° FSM |            |            |            |          |          |          |  |  |  |  |
|-------------------------|------------|------------|------------|----------|----------|----------|--|--|--|--|
| сьоск                   | ENTRADA D2 | ENTRADA D1 | ENTRADA DO | SAÍDA Q2 | SAÍDA Q1 | SAÍDA QO |  |  |  |  |
| 0                       | Χ          | X          | X          | X        | Χ        | Χ        |  |  |  |  |
| 1                       | 0          | 0          | 1          | 0        | 0        | 0        |  |  |  |  |
| 1                       | 0          | 1          | 0          | 0        | 0        | 1        |  |  |  |  |
| 1                       | 1          | 0          | 0          | 0        | 1        | 0        |  |  |  |  |
| 1                       | 0          | 0          | 0          | 1        | 0        | 0        |  |  |  |  |

Passo 5 - LÓGICA COMBINACIONAL

X = YZ'

Y = X'Z